留意:上图是该模块的操控 IC 资猜中的原版时序图,其实有些暗示不是太保险(少标出了RW 线信号的要求),或是说不太谨慎,不过这些不作评论,请看剖析即可;而 EP 的有用触发沿在图中有很大的可能性暗示有误,实测为上升沿。图中 CS1B(CS2)的信号即为片选 CS,RS 即为数据/寄存器的挑选端口 A0 信号,E 为 EP;当作写入寄存器数据操作时,首要要将 A0 置低,以告诉 LCD 模块行将进行的是对寄存器的操作;而 RW 线需求置低,以示行即将进行的是写入的操作;然后片选 CS 信号置低,装载数据至总线,然后在 EP 线上发生一个上升沿以触发 LCD 模块将总线上的数据终究载入;在前面的操作完成后大多数都会将各个信号线的状况康复。而数据(显存)写入、数据读出的操作时序也比较相似,这儿就不多作介绍,直接参阅例程即可。
// 描绘: 写一个字节的显现数据至 LCD 中的显现缓冲 RAM 傍边